등록특허 10-0393041
- 1 -
(19)대한민국특허청(KR)
(12) 등록특허공보(B1)
(51) 。Int. Cl.7
G06F 3/033
(45) 공고일자
(11) 등록번호
(24) 등록일자
2003년07월31일
10-0393041
2003년07월16일
(21) 출원번호 10-2000-0055474 (65) 공개번호 특2002-0022911
(22) 출원일자 2000년09월21일 (43) 공개일자 2002년03월28일
(73) 특허권자 삼성에스디아이 주식회사
경기 수원시 팔달구 신동 575번지
(72) 발명자 김영상
부산광역시금정구남산동972-15
(74) 대리인 이영필
최흥수
이해영
심사관 : 정재우
(54) 통합 디지타이징 시스템
요약
본 발명에 따른 디지타이징 시스템은, 사용자에 의하여 조작되는 전자펜의 좌표 데이터를 생성시켜서 호스트 컴퓨터
에 입력시키고, 이 호스트 컴퓨터로부터의 영상 데이터를 처리하여 전자펜의 이동 경로를 디스플레이하는 시스템이
다. 이 시스템은 공통 패널, 디지타이징 제어부, 상부 전극 구동부, 하부 전극 구동부 및 통합 제어부를 포함한다. 공통
패널에는, 정전용량을 가진 상부 기판과 하부 기판 사이에 상부 전극 라인들과 하부 전극 라인들이 직교하게 설치되
고 액정이 주입된다. 디지타이징 제어부는 전자펜에 대한 디지타이징 제어를 수행하면서 좌표 데이터를 생성시킨다.
상부 전극 구동부는 상부 전극 라인들을 구동한다. 하부 전극 구동부는 하부 전극 라인들을 구동한다. 통합 제어부는,
디지타이징 제어부에 타이밍 제어 신호를 입력시키면서 디지타이징 제어부, 상부 전극 구동부 및 하부 전극 구동부를
통합적으로 제어하여, 디지타이징 제어부가 좌표 데이터를 생성하도록 지원하는 한편, 호스트 컴퓨터로부터의 영상
데이터에 따른 전자펜의 이동 경로가 상기 공통 패널에서 디스플레이되게 한다.
대표도
도 2
명세서
도면의 간단한 설명
도 1은 종래의 디지타이징 시스템을 보여주는 블록도이다.
도 2는 본 발명의 일 실시예에 따른 디지타이징 시스템을 보여주는 블록도이다.
도 3은 도 2의 시스템의 상부 및 하부 전극 라인들에 인가되는 구동 신호들을 보여주는 파형도이다.
도 4는 본 발명의 또다른 실시예에 따른 디지타이징 시스템을 보여주는 블록도이다.
도 5는 도 4의 시스템의 상부 및 하부 전극 라인들에 인가되는 구동 신호들을 보여주는 파형도이다.
<도면의 주요 부분에 대한 부호의 설명>
등록특허 10-0393041
- 2 -
5...공통 패널, 51...하부 기판,
52...실링제, 53...상부 기판,
54...하부 전극 라인, 55...상부 전극 라인,
56...액정, 61, 71...상부 전극 구동부,
62, 72...하부 전극 구동부, 63, 73...디지타이징 제어부,
64, 74...전자펜, 65, 75...통합 제어부,
S UL1 , ..., S ULm ...상부 구동 신호들,
S LL1 , ..., S LLn...하부 구동 신호들.
발명의 상세한 설명
발명의 목적
발명이 속하는 기술 및 그 분야의 종래기술
본 발명은, 디지타이징 시스템에 관한 것으로서, 보다 상세하게는, 사용자에 의하여 조작되는 전자펜의 좌표 데이터를
생성시켜서 호스트 컴퓨터에 입력시키고, 이 호스트 컴퓨터로부터의 영상 데이터를 처리하여 전자펜의 이동 경로를
디스플레이하는 디지타이징 시스템에 관한 것이다.
도 1을 참조하면, 종래의 디지타이징 시스템은, 디지타이징 패널(11)과 액정 디스플레이 패널(21)이 결합 부재(3)로
써 결합된 구조로 되어 있다. 액정 디스플레이 패널(21)의 상부 기판(213) 아래에는 세그먼트 전극 라인(215)들이 서
로 나란하게 형성된다. 하부 기판(211) 위에는 공통 전극 라인(214)들이 세그먼트 전극 라인(215)들과 직교하는 방향
으로 배열되어 형성된다. 각 전극 라인(215, 214)들이 형성된 기판들(211, 213)은 실링제(212)로써 밀봉되고, 밀봉
된 내부 공간에는 액정 물질(216)이 주입된다. 세그먼트 전극 라인(215)들에는 구동 데이터 신호가 인가되고, 공통
전극 라인(214)들에는 구동 데이터 신호에 상응하는 공통 구동 신호가 인가된다. 이에 따라, 세그먼트 전극 라인(215
)들과 공통 전극 라인(214)들 사이에 전압이 인가되면, 상응하는 액정셀 영역의 액정(216)의 분자 배열이 바뀜으 로
써 주입되는 빛이 투과되거나 반사된다.
디지타이징 구동부(12)는 X축 구동부(121), Y축 구동부(122) 및 디지타이징 제어부를 포함한다. X축 구동부(121)는
디지타이징 패널(11)의 X축 전극 라인들(도시되지 않음)에 상응하는 교류 구동 신호를 발생시켜 인가한다. Y축 구동
부(122)는 디지타이징 패널(11)의 Y축 전극 라인들(도시되지 않음)에 상응하는 교류 구동 신호를 발생시켜 인가한다.
디지타이징 제어부(123)는 디지타이징 패널(11)의 X축 및 Y축 구동부들(121, 122)의 동작을 제어하고, 전자펜(13)
을 통하여 흐르는 교류 전류의 양에 따라 전자펜(13)에 의한 접촉 지점의 좌표 데이터를 발생시켜서 호스트 컴퓨터로
전송한다. 여기서, 전자펜(13)에 의하여 눌려지는 지점에서 X축 전극 라인과 Y축 전극 라인들 사이의 간격이 좁아짐
으로 인하여 그 정전용량이 커지므로, 전자펜(13)을 통하여 교류 전류가 흐를 수 있다.
호스트 컴퓨터는 로딩된 프로그램에 따라 디지타이징 제어부(123)로부터의 좌표 데이터를 처리하여 영상 데이터를
발생시키고, 발생된 영상 데이터가 액정 디스플레이 구동부(22)로 입력된다.
액정 디스플레이 구동부(22)는 세그먼트 구동부(221), 공통 구동부(222) 및 액정 디스플레이 제어부(223)를 포함한
다. 액정 디스플레이 제어부(223)는 호스트 컴퓨터로부터의 영상 데이터를 처리하여 세그먼트 구동부(221) 및 공통
구동부(222)의 동작을 제어한다. 세그먼트 구동부(221)는 액정 디스플레이 패널(21)의 세그먼트 전극 라인(216)들에
상응하는 데이터 구동 신호를 발생시킨다. 공통 구동부(222)는 액정 디스플레이 패널(21)의 공통 전극 라인(214)들
에 상 응하는 공통 구동 신호를 발생시킨다.
위에서 설명한 바와 같이, 종래의 디지타이징 시스템은, 디지타이징 패널(11)과 액정 디스플레이 패널(21)이 서로 독
립적인 구조로 되어 있고, 그 구동부들(12, 22)도 개별적으로 마련된다. 이에 따라 시스템의 두께, 부피 및 제조 비용
이 상대적으로 커지는 문제점이 있다. 또한, 디지타이징 패널(11)로 인하여 액정 디스플레이 패널(21)로부터의 빛의
투과율이 낮아져 감지 휘도가 저하되는 문제점도 있다.
발명이 이루고자 하는 기술적 과제
본 발명의 목적은, 그 두께, 부피 및 제조 비용을 줄일 수 있을 뿐만 아니라 디스플레이 감지 휘도도 높일 수 있는 통합
디지타이징 시스템을 제공하는 것이다.
발명의 구성 및 작용
상기 목적을 이루기 위한 본 발명의 디지타이징 시스템은, 사용자에 의하여 조작되는 전자펜의 좌표 데이터를 생성시
켜서 호스트 컴퓨터에 입력시키고, 상기 호스트 컴퓨터로부터의 영상 데이터를 처리하여 상기 전자펜의 이동 경로를
디스플레이하는 디지타이징 시스템이다. 이 시스템은 공통 패널, 디지타이징 제어부, 상부 전극 구동부, 하부 전극 구
동부 및 통합 제어부를 포함한다.
등록특허 10-0393041
- 3 -
상기 공통 패널에는, 정전용량을 가진 상부 기판과 하부 기판 사이에 상부 전극 라인들과 하부 전극 라인들이 직교하
게 설치되고 액정이 주입된다. 상기 디지타이징 제어부는 상기 전자펜에 대한 디지타이징 제어를 수행하면서 상기 좌
표 데이터를 생성시킨다. 상기 상부 전극 구동부는 상기 상부 전극 라인들을 구동한 다. 상기 하부 전극 구동부는 상기
하부 전극 라인들을 구동한다. 상기 통합 제어부는, 상기 디지타이징 제어부에 타이밍 제어 신호를 입력시키면서 상기
디지타이징 제어부, 상부 전극 구동부 및 하부 전극 구동부를 통합적으로 제어하여, 상기 디지타이징 제어부가 상기
좌표 데이터를 생성하도록 지원하는 한편, 상기 호스트 컴퓨터로부터의 영상 데이터에 따른 상기 전자펜의 이동 경로
가 상기 공통 패널에서 디스플레이되게 한다.
본 발명의 상기 디지타이징 시스템에 의하면, 상기 통합 제어부에 의하여 상기 공통 패널에서 디지타이징 및 디스플
레이 기능이 통합적으로 수행된다. 이에 따라, 상기 디지타이징 시스템의 두께, 부피 및 제조 비용을 줄일 수 있을 뿐
만 아니라 디스플레이 감지 휘도도 높일 수 있다.
이하, 본 발명에 따른 바람직한 실시예들이 상세히 설명된다.
도 2는 본 발명의 일 실시예에 따른 디지타이징 시스템을 보여준다. 도 2를 참조하면, 본 발명에 따른 디지타이징 시
스템은, 사용자에 의하여 조작되는 전자펜(64)의 좌표 데이터를 생성시켜서 호스트 컴퓨터에 입력시키고, 이 호스트
컴퓨터로부터의 영상 데이터를 처리하여 전자펜(64)의 이동 경로를 디스플레이하는 시스템이다. 이 시스템은 공통 패
널(5), 디지타이징 제어부(63), 상부 전극 구동부(61), 하부 전극 구동부(62) 및 통합 제어부(65)를 포함한다.
공통 패널(5)의 상부 기판(53)의 윗면에 전자펜(64)이 쓰여질 수 있는 투명한 완충판이 덮여져 있으며, 상부 기판(53)
의 윗면과 아랫면 사이에 적절한 정전 용량이 존재하도록 제조된다. 이와 같이 정전 용량을 가진 상부 기판(53) 아래
에 는 상부 전극 라인(55)들이 서로 나란하게 형성된다. 하부 기판(51) 위에는 하부 전극 라인(54)들이 상부 전극 라
인(55)들과 직교하는 방향으로 배열되어 형성된다. 각 전극 라인(51, 53)들이 형성된 기판들(51, 53)은 실링제(52)로
써 밀봉되고, 밀봉된 내부 공간에는 액정 물질(56)이 주입된다.
디지타이징 제어부(63)는 전자펜(64)에 대한 디지타이징 제어를 수행하면서 좌표 데이터를 생성시킨다. 디지타이징
제어부(63)로부터의 좌표 데이터는 호스트 컴퓨터로 입력되고, 이에 상응하는 영상 데이터가 호스트 컴퓨터로부터 통
합 제어부(65)에 인가된다. 상부 전극 구동부(61)는 상부 전극 라인들(55)을 구동한다. 하부 전극 구동부(62)는 하부
전극 라인(54)들을 구동한다. 통합 제어부(75)는, 디지타이징 제어부(63)에 타이밍 제어 신호를 입력시키면서 디지타
이징 제어부(63), 상부 전극 구동부(61) 및 하부 전극 구동부(62)를 통합적으로 제어하여, 디지타이징 제어부(63)가
좌표 데이터를 생성하도록 지원하는 한편, 호스트 컴퓨터로부터의 영상 데이터에 따른 전자펜(64)의 이동 경로가 공
통 패널(5)에서 디스플레이되게 한다.
여기서, 상부 전극 구동부(61)와 하부 전극 구동부(62)로부터 디스플레이 구동 신호들과 디지타이징 구동 신호들이
시분할적으로 출력되고, 디지타이징 구동 신호들이 출력되는 동안에 디지타이징 제어부(63)가 전자펜(64)에 전류가
흐르는 시점을 검출하여 상응하는 좌표 데이터를 생성한다. 이에 대한 상세한 동작 과정을 도 3을 참조하여 설명하면
다음과 같다.
도 3은 도 2의 시스템의 상부 전극 라인(55)들 및 하부 전극 라인(54)들에 인가되는 구동 신호들을 보여준다. 여기서,
상부 전극 라인(55)들의 개수는 m이고, 하부 전극 라인(54)들의 개수는 n이다. 도 3에서 참조부호 S UL1 , ..., S ULm
은 상부 전극 구동부(도 2의 61)로부터 상부 전극 라인(55)들에 인가되는 상부 구동 신호들을, S LL1 , ..., S LLn은
하부 전극 구동부(도 2의 62)로부터 하부 전극 라인(54)들에 인가되는 하부 구동 신호들을, 그리고 GND는 접지 전압
을 가리킨다. 도 3을 참조하면, 단위 구동 주기인 단위 프레임은 n 1 개의 슬롯들(SL 1 , ..., SL n 1 )로 구성된다.
제1 슬롯(SL 1 )에서는, 제1 하부 전극 라인에 음극성의 디스플레이 주사 전압 -V L 이 인가됨과 동시에 모든 상부
전극 라인(55)들에 상응하는 정극성 디스플레이 데이터 신호가 인가된다. 이에 따라, 제1 하부 전극 라인에 연결된 액
정셀들 중에서 선택된 액정셀 영역의 액정(도 2의 56)의 분자 배열이 바뀜으로써 주입되는 빛이 투과되거나 반사된다
. 다음에 제1 상부 전극 라인에 정극성의 디지타이징 주사 전압 V D 가 인가된다. 이때, 디지타이징 제어부(도 2의
63)는 전자펜(도 2의 64)으로부터 전류가 흐르는지를 감지한다. 다음에 제1 하부 전극 라인에 정극성의 디지타이징
주사 전압 V D 가 인가된다. 이때, 디지타이징 제어부(63)는 전자펜(64)으로부터 전류가 유입되는지를 감지한다.
제2 슬롯(도시되지 않음)부터 제n/4 슬롯(도시되지 않음)까지는 제1 슬롯(SL 1 )과 같은 동작이 상응하는 전극 라인
들에 대하여 반복 수행된다.
제(n/4) 1 슬롯(SL (n/4) 1 )에서는, 제(n/4) 1 하부 전극 라인에 정극성의 디스플레이 주사 전압 V L 이 인가됨과
동시에 모든 상부 전극 라인(55)들에 상응하는 음극성 디스플레이 데이터 신호가 인가된다. 이에 따라, 제(n/4) 1 하
부 전극 라인에 연결된 액정셀들 중에서 선택된 액정셀 영역의 액정(56)의 분자 배열이 바뀜으로써 주입되는 빛이 투
과되거나 반사된다. 여기서, 디스플레이 구동 전압의 극성을 반전시키는 이유는, 인가되는 구동 전압의 레벨이 불안정
해지게 하는 킥-백(Kick-back) 현상을 방지하기 위함이다. 다음에 제(n/4) 1 상부 전극 라인에 정극성의 디지타이
징 주사 전압 V D 가 인가된다. 이때, 디지타이징 제어부(63)는 전자펜(64)으로부터 전류가 유입되는지를 감지한다
. 다음에 제(n/4) 1 하부 전극 라인에 정극성의 디지타이징 주사 전압 V D 가 인가된다. 이때, 디지타이징 제어부(
63)는 전자펜(64)으로부터 전류가 유입되는지를 감지한다.
제(n/4) 2 슬롯(도시되지 않음)부터 제n/2 슬롯(도시되지 않음)까지는 제(n/4) 1 슬롯(SL (n/4) 1 )과 같은 동작이
상응하는 전극 라인들에 대하여 반복 수행된다.
제(n/2) 1 슬롯(SL (n/2) 1 )부터 제3n/4 슬롯(도시되지 않음)까지는 제1 슬롯(SL 1 )과 같은 동작이 상응하는 전극
라인들에 대하여 반복 수행된다.
제(3n/4) 1 슬롯(SL (3n/4) 1 )부터 제n 슬롯(SL n )까지는 제(n/4) 1 슬롯(SL (n/4) 1 )과 같은 동작이 상응하는 전
극 라인들에 대하여 반복 수행된다.
등록특허 10-0393041
- 4 -
제n 1 슬롯(SL n 1 )에서는, 제n 1 상부 전극 라인들부터 제m 상부 전극 라인들에 정극성의 디지타이징 주사 전압
V D 가 순차적으로 인가된다. 이때, 디지타이징 제어부(63)는 전자펜(64)으로부터 전류가 유입되는지를 감지한다.
제n 1 슬롯(SL n 1 )의 시간은 제n 1 상부 전극 라인들부터 제m 상부 전극 라인들의 개수에 비례하여 설정된다. 그
러나 제n 1 슬롯(SL n 1 )의 시간에는 디스플레이 동작이 수행되지 않으므로, 이 시간을 최소화하는 것이 바람직하
다. 예를 들어, 2n이 m과 같다면, 단위 슬롯마다 2 개의 상부 전극 라인들과 2 개의 하부 전극 라인들에 디스플레이
주사가 수행되게 함으로써, 제n 1 슬롯(SL n 1 )이 불필요하게 되어 단위 프레임이 n 개의 슬롯들(SL 1 , ..., SL n )
로만 구성될 수 있다.
도 4는 본 발명의 또다른 실시예에 따른 디지타이징 시스템을 보여준다. 도 4에서 도 2와 동일한 참조부호는 동일한
기능의 부재를 가리킨다. 도 4를 참조하면, 본 발명에 따른 디지타이징 시스템은 공통 패널(5), 전자펜(74), 디지타이
징 제어부(73), 상부 전극 구동부(71), 하부 전극 구동부(72) 및 통합 제어부(75)를 포함한다.
디지타이징 제어부(73)는 전자펜(74)에 대한 디지타이징 제어를 수행하면서 좌표 데이터를 생성시킨다. 디지타이징
제어부(73)로부터의 좌표 데이터는 호스트 컴퓨터로 입력되고, 이에 상응하는 영상 데이터가 호스트 컴퓨터로부터 통
합 제어부(75)에 인가된다. 상부 전극 구동부(71)는 상부 전극 라인들(55)을 구동한다. 하부 전극 구동부(72)는 하부
전극 라인(54)들을 구동한다. 통합 제어부(75)는, 디지타이징 제어부(73)에 타이밍 제어 신호를 입력시키면서 디지타
이징 제어부(73), 상부 전극 구동부(71) 및 하부 전극 구동부(72)를 통합적으로 제어하여, 디지타이징 제어부(73)가
좌표 데이터를 생성하도록 지원하는 한편, 호스트 컴퓨터로부터의 영상 데이터에 따른 전자펜(74)의 이동 경로가 공
통 패널(5)에서 디스플레이되게 한다.
여기서, 상부 전극 구동부(71)와 하부 전극 구동부(72)의 출력단이 상부 전극 라인(55)들과 하부 전극 라인(54)들에
대하여 전기적으로 차단되는 디지타이징 시간이 단위 구동 주기마다 존재한다. 이 디지타이징 시간에서, 디지타이징
제어부(73)가 전자펜(74)에 구동 신호를 인가함과 동시에 상부 전극 라인(55)들로부터의 상부 감지 데이터를 입력받
아, 상부 전극 라인(55)들중에서 전류가 흐르는 라인들을 검출한다. 디지타이징 제어부(73)는 전자펜(74)에 구동 신
호를 인가함과 동시에 하부 전극 라인(54)들로부터의 하부 감지 데이터를 입력받아, 하부 전극 라인(54)들중에서 전
류가 흐르는 라인들을 검출한다. 그리고, 디지타이징 제어부(73)는 전류가 흐르는 라인들을 검출한 결과에 상응하는
좌표 데이터를 생성하여 호스트 컴퓨터로 전송한다.
이에 대한 상세한 동작 과정을 도 5를 참조하여 설명하면 다음과 같다. 도 5는 도 4의 시스템의 상부 라인(55)들 및
하부 전극 라인(54)들에 인가되는 구동 신호들을 보여준다. 여기서, 상부 전극 라인(55)들의 개수는 m이고, 하부 전극
라인(54)들의 개수는 n이다. 도 3에서 참조부호 S UL1 , ..., S ULm 은 상부 전극 구동부( 도 4의 71)로부터 상부 전극
라인(55)들에 인가되는 상부 구동 신호들을, S LL1 , ..., S LLn은 하부 전극 구동부(도 4의 72)로부터 하부 전극 라인
(54)들에 인가되는 하부 구동 신호들을, 그리고 GND는 접지 전압을 가리킨다. 도 4를 참조하면, 단위 구동 주기인 단
위 프레임은 디스플레이 주기(PD 1 )와 디지타이징 주기(PD 2 )로 구성된다. 디스플레이 주기(PD 1 )는 4 개의 서브
디스플레이 주기들(PD 11 , PD 12 , PD 13 , PD 14 )로 구성되고, 디지타이징 주기(PD 2 )는 2 개의 서브 디지타이
징 주기들(PD 21 , PD 22 )로 구성된다.
제1 서브 디스플레이 주기(PD 11 )에서는, 제1 하부 전극 라인부터 제n/4 하부 전극 라인까지에 음극성의 디스플레
이 주사 전압 -V L 이 순차적으로 인가됨과 동시에 모든 상부 전극 라인(도 4의 55)들에 상응하는 정극성 디스플레이
데이터 신호가 인가된다. 이에 따라, 제1 하부 전극 라인부터 제n/4 하부 전극 라인까지에 연결된 액정셀들 중에서 선
택된 액정셀 영역의 액정(도 4의 56)의 분자 배열이 바뀜으로써 주입되는 빛이 투과되거나 반사된다.
제2 서브 디스플레이 주기(PD 12 )에서는, 제(n/4) 1 하부 전극 라인부터 제n/2 하부 전극 라인까지에 정극성의 디
스플레이 주사 전압 V L 이 순차적으로 인가됨과 동시에 모든 상부 전극 라인(55)들에 상응하는 부극성 디스플레이
데이터 신호가 인가된다. 이에 따라, 제(n/4) 1 하부 전극 라인부터 제n/2 하부 전극 라인까지에 연결된 액정셀들 중
에서 선택된 액정셀 영역의 액정(56)의 분자 배열이 바 뀜으로써 주입되는 빛이 투과되거나 반사된다. 여기서, 디스플
레이 구동 전압의 극성을 반전시키는 이유는, 인가되는 구동 전압의 레벨이 불안정해지게 하는 킥-백 현상을 방지하
기 위함이다.
제3 서브 디스플레이 주기(PD 13 )에서의 동작 과정은 제1 서브 디스플레이 주기(PD 11 )에서 설명된 바와 같다. 제
4 서브 디스플레이 주기(PD 14 )에서의 동작 과정은 제2 서브 디스플레이 주기(PD 12 )에서 설명된 바와 같다.
디지타이징 주기(PD 2 )에서는, 상부 전극 구동부(71)와 하부 전극 구동부(72)의 출력단이 상부 전극 라인(55)들과
하부 전극 라인(54)들에 대하여 전기적으로 차단되고, 디지타이징 제어부(73)에 의하여 전자펜(74)에 구동 신호가 인
가된다. 제1 서브 디지타이징 주기(PD 21 )에서는, 디지타이징 제어부(73)가 상부 전극 라인(55)들로부터의 상부 감
지 데이터를 입력받아, 상부 전극 라인(55)들중에서 전류가 흐르는 라인들을 검출한다. 또한, 제2 서브 디지타이징 주
기(PD 22 )에서는, 디지타이징 제어부(73)가 하부 전극 라인(54)들로부터의 하부 감지 데이터를 입력받아, 하부 전극
라인(54)들중에서 전류가 흐르는 라인들을 검출한다. 이에 따라, 디지타이징 제어부(73)는 전류가 흐르는 라인들을
검출한 결과에 상응하는 좌표 데이터를 생성하여 호스트 컴퓨터로 전송한다.
발명의 효과
이상 설명된 바와 같이, 본 발명에 따른 디지타이징 시스템에 의하면, 통합 제어부에 의하여 공통 패널에서 디지타이
징 및 디스플레이 기능이 통합적으로 수행된다. 이에 따라, 디지타이징 시스템의 두께, 부피 및 제조 비용을 줄일 수
있을 뿐만 아니라 디스플레이 감지 휘도도 높일 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및
개량될 수 있다.
등록특허 10-0393041
- 5 -
(57) 청구의 범위
청구항 1.
사용자에 의하여 조작되는 전자펜의 좌표 데이터를 생성시켜서 호스트 컴퓨터에 입력시키고, 상기 호스트 컴퓨터로
부터의 영상 데이터를 처리하여 상기 전자펜의 이동 경로를 디스플레이하는 디지타이징 시스템에 있어서,
정전용량을 가진 상부 기판과 하부 기판 사이에 상부 전극 라인들과 하부 전극 라인들이 직교하게 설치되고 액정이
주입된 공통 패널;
상기 전자펜에 대한 디지타이징 제어를 수행하면서 상기 좌표 데이터를 생성시키는 디지타이징 제어부;
상기 상부 전극 라인들을 구동하는 상부 전극 구동부;
상기 하부 전극 라인들을 구동하는 하부 전극 구동부; 및
상기 디지타이징 제어부에 타이밍 제어 신호를 입력시키면서 상기 디지타이징 제어부, 상부 전극 구동부 및 하부 전
극 구동부를 통합적으로 제어하여, 상기 디지타이징 제어부가 상기 좌표 데이터를 생성하도록 지원하는 한편, 상기
호스트 컴퓨터로부터의 영상 데이터에 따른 상기 전자펜의 이동 경로가 상기 공통 패널에 서 디스플레이되게 하는 통
합 제어부를 포함한 디지타이징 시스템.
청구항 2.
제1항에 있어서,
상기 상부 전극 구동부와 하부 전극 구동부로부터 디스플레이 구동 신호들과 디지타이징 구동 신호들이 시분할적으
로 출력되고, 상기 디지타이징 구동 신호들이 출력되는 동안에 상기 디지타이징 제어부가 상기 전자펜에 전류가 흐르
는 시점을 검출하여 상응하는 좌표 데이터를 생성하는 디지타이징 시스템.
청구항 3.
제1항에 있어서,
상기 상부 전극 구동부와 하부 전극 구동부의 출력단이 상기 상부 전극 라인들과 하부 전극 라인들에 대하여 전기적
으로 차단되는 디지타이징 시간이 단위 구동 주기마다 존재하며, 상기 디지타이징 시간에서 상기 디지타이징 제어부
가 상기 전자펜에 구동 신호를 인가함과 동시에 상기 상부 전극 라인들과 하부 전극 라인들중에서 전류가 흐르는 라
인들을 검출하여 상응하는 좌표 데이터를 생성하는 디지타이징 시스템.
청구항 4.
제1항에 있어서,
상기 공통 패널의 상부 기판의 윗면에 상기 전자펜이 쓰여질 수 있는 투명한 완충판이 덮여져 있는 디지타이징 시스
템.
도면
등록특허 10-0393041
- 6 -
도면1
등록특허 10-0393041
- 7 -
도면2
등록특허 10-0393041
- 8 -
도면3
등록특허 10-0393041
- 9 -
도면4
등록특허 10-0393041
- 10 -
도면5
통합 디지타이징 시스템(United digitizing system)
2018. 3. 26. 21:02